數(shù)字電路實(shí)驗(yàn)與課程設(shè)計(jì)
定 價(jià):26 元
- 作者:趙權(quán)科
- 出版時(shí)間:2019/1/1
- ISBN:9787121355912
- 出 版 社:電子工業(yè)出版社
- 中圖法分類:TN79
- 頁碼:140
- 紙張:
- 版次:01
- 開本:16開
全書共分4部分:第1部分為基礎(chǔ)知識(shí),包括數(shù)字電路實(shí)驗(yàn)與課程設(shè)計(jì)的目的、意義和要求以及常用儀器和設(shè)備等內(nèi)容;第2部分為數(shù)字電路與系統(tǒng)實(shí)驗(yàn),包括實(shí)驗(yàn)基礎(chǔ)、組合邏輯電路實(shí)驗(yàn)、時(shí)序邏輯電路實(shí)驗(yàn)以及設(shè)計(jì)性實(shí)驗(yàn)等內(nèi)容;第3部分為數(shù)字電路課程設(shè)計(jì)基礎(chǔ)、數(shù)字電路的Verilog HDL設(shè)計(jì)以及課程設(shè)計(jì)項(xiàng)目等內(nèi)容;第4部分附錄。本書基本涵蓋了數(shù)字電路實(shí)驗(yàn)與課程設(shè)計(jì)的全部?jī)?nèi)容,各個(gè)實(shí)驗(yàn)項(xiàng)目側(cè)重于學(xué)習(xí)數(shù)字電路的基本概念,培養(yǎng)數(shù)字電路設(shè)計(jì)的基本方法,以及實(shí)踐的基本技能要求,突出了綜合性和設(shè)計(jì)性的實(shí)驗(yàn)比例,同時(shí)也適當(dāng)考慮了工程實(shí)踐的要求。
趙權(quán)科,大連理工大學(xué)任實(shí)驗(yàn)教師,主要從事數(shù)字電路實(shí)驗(yàn)與課程設(shè)計(jì)的教研工作,2011年,獲東北地區(qū)高校EDA/SOPC技術(shù)類實(shí)驗(yàn)優(yōu)秀教學(xué)成果一等獎(jiǎng);2013年,獲遼寧省教學(xué)成果一等獎(jiǎng)。
目 錄
第1章 數(shù)字電路實(shí)驗(yàn)與課程設(shè)計(jì)概述 (1)
1.1 數(shù)字電路實(shí)驗(yàn)與課程設(shè)計(jì)的目的與意義 (1)
1.2 數(shù)字電路實(shí)驗(yàn)的基本要求 (2)
1.3 數(shù)字電路課程設(shè)計(jì)的基本要求 (3)
1.4 實(shí)驗(yàn)室守則 (3)
1.5 實(shí)驗(yàn)室安全操作規(guī)范 (4)
第2章 數(shù)字電路實(shí)驗(yàn)基礎(chǔ) (5)
2.1 數(shù)字集成電路的分類 (5)
2.2 數(shù)字電路中的邏輯電平 (6)
2.3 TTL電路與CMOS電路的連接 (7)
2.4 數(shù)字集成電路的封裝 (7)
2.5 數(shù)字電路實(shí)驗(yàn)的常見故障和排除方法 (9)
第3章 組合邏輯電路實(shí)驗(yàn) (10)
3.1 TTL和CMOS集成邏輯門電氣參數(shù)測(cè)試 (11)
一、實(shí)驗(yàn)?zāi)康?(11)
二、實(shí)驗(yàn)原理 (11)
三、實(shí)驗(yàn)內(nèi)容 (14)
四、思考題 (15)
3.2 數(shù)字電路基本邏輯門功能驗(yàn)證 (16)
一、實(shí)驗(yàn)?zāi)康?(16)
二、實(shí)驗(yàn)原理 (16)
三、實(shí)驗(yàn)內(nèi)容 (17)
四、思考題 (18)
3.3 編碼器和譯碼器 (18)
一、實(shí)驗(yàn)?zāi)康?(18)
二、實(shí)驗(yàn)原理 (18)
三、實(shí)驗(yàn)內(nèi)容 (20)
四、思考題 (21)
3.4 數(shù)據(jù)分配器及數(shù)據(jù)選擇器 (21)
一、實(shí)驗(yàn)?zāi)康?(21)
二、實(shí)驗(yàn)原理 (21)
三、實(shí)驗(yàn)內(nèi)容 (23)
四、思考題 (24)
第4章 時(shí)序邏輯電路實(shí)驗(yàn) (25)
4.1 觸發(fā)器及其應(yīng)用 (29)
一、實(shí)驗(yàn)?zāi)康?(29)
二、實(shí)驗(yàn)原理 (29)
三、實(shí)驗(yàn)內(nèi)容 (31)
四、思考題 (31)
4.2 計(jì)數(shù)器及其應(yīng)用 (32)
一、實(shí)驗(yàn)?zāi)康?(32)
二、實(shí)驗(yàn)原理 (32)
三、實(shí)驗(yàn)內(nèi)容 (35)
四、思考題 (36)
4.3 移位寄存器及其應(yīng)用 (36)
一、實(shí)驗(yàn)?zāi)康?(36)
二、實(shí)驗(yàn)原理 (36)
三、實(shí)驗(yàn)內(nèi)容 (38)
四、思考題 (39)
4.4 集成定時(shí)器及其應(yīng)用 (39)
一、實(shí)驗(yàn)?zāi)康?(39)
二、實(shí)驗(yàn)原理 (39)
三、實(shí)驗(yàn)內(nèi)容 (41)
四、思考題 (41)
4.5 模-數(shù)和數(shù)-模轉(zhuǎn)換器及其應(yīng)用 (42)
一、實(shí)驗(yàn)?zāi)康?(42)
二、實(shí)驗(yàn)原理 (42)
三、實(shí)驗(yàn)內(nèi)容 (45)
四、思考題 (46)
第5章 DE2上接口電路的使用 (47)
5.1 開關(guān)和按鍵的使用 (48)
5.2 LED的使用 (49)
5.3 數(shù)碼管的使用 (51)
5.4 時(shí)鐘的使用 (53)
5.5 擴(kuò)展端口的使用 (53)
5.6 液晶模塊LCD1602的使用 (56)
5.7 VGA接口電路的使用 (61)
5.8 PS/2鍵盤接口的使用 (64)
第6章 基于Verilog HDL的數(shù)字電路課程設(shè)計(jì) (69)
6.1 硬件描述語言HDL (69)
6.2 Verilog HDL基本語法 (69)
6.2.1 數(shù)據(jù)類型 (70)
6.2.2 數(shù)據(jù)對(duì)象 (71)
6.2.3 操作符 (72)
6.2.4 程序基本結(jié)構(gòu) (73)
6.2.5 并行語句 (74)
6.2.6 順序語句 (76)
6.2.7 例化語句 (80)
6.3 建模指導(dǎo) (82)
6.3.1 常用組合邏輯的建模方法 (82)
6.3.2 常用時(shí)序邏輯的建模方法 (84)
6.4 常見的數(shù)字電路課程設(shè)計(jì)要求 (87)
6.4.1 數(shù)字鐘 (87)
6.4.2 電子密碼鎖 (88)
6.4.3 電梯控制器 (88)
6.4.4 自動(dòng)售貨機(jī)控制系統(tǒng) (89)
6.4.5 基于溫度傳感器18B20的溫控電腦散熱風(fēng)扇系統(tǒng)設(shè)計(jì) (89)
第7章 Quartus II6.0軟件的使用 (92)
7.1 新建項(xiàng)目 (92)
7.2 編輯設(shè)計(jì)文件 (98)
7.3 編譯 (103)
7.4 分配引腳 (104)
7.5 仿真 (106)
7.6 編程下載 (115)
第8章 杰創(chuàng)遠(yuǎn)程實(shí)驗(yàn) (117)
8.1 實(shí)驗(yàn)背景 (117)
8.2 實(shí)驗(yàn)介紹 (118)
8.3 實(shí)驗(yàn)原理 (119)
8.4 實(shí)驗(yàn)流程 (121)
附錄A 常用邏輯符號(hào)對(duì)照表以及 常用芯片引腳圖 (126)
附錄B 數(shù)字電路實(shí)驗(yàn)箱使用介紹 (129)
參考文獻(xiàn) (131)