微型計算機原理與接口技術(shù)(第2版)/普通高等教育“十一五”國家級規(guī)劃教材
定 價:53.9 元
- 作者: 尹建華 編
- 出版時間:2008/1/1
- ISBN:9787040222203
- 出 版 社:高等教育出版社
- 中圖法分類:TP364.7
- 頁碼:592
- 紙張:膠版紙
- 版次:2
- 開本:16開
《普通高等教育“十一五”國家級規(guī)劃教材:微型計算機原理與接口技術(shù)(第2版)》以inter系列微處理器為背景,以16位微處理器8086為核心,追蹤inter主流系列高性能微型計算機萼術(shù)的發(fā)展方向,全面講述微型計算機系統(tǒng)的基本組成、工作原理、硬件接口技術(shù)和典型應(yīng)用,在此基礎(chǔ)上介紹80386,80486和pentium等高檔微處理器的發(fā)展和特點。使學(xué)生系統(tǒng)掌握匯編語言程序設(shè)計的基本方法和硬件接口技術(shù),建立微型計算機系統(tǒng)的整體概念,并且使之具有微型計算機軟件及硬件初步開發(fā)、設(shè)計的能力。為使于教師授課和學(xué)生學(xué)習(xí),《普通高等教育“十一五”國家級規(guī)劃教材:微型計算機原理與接口技術(shù)(第2版)》配備了多媒體cai課件。
《普通高等教育“十一五”國家級規(guī)劃教材:微型計算機原理與接口技術(shù)(第2版)》共11章。主要內(nèi)容包括微型計算機基礎(chǔ)知識、80x86cpu、微型計算機指令系統(tǒng)、匯編語言程序設(shè)計、存儲器及其與cpu的接口、輸入/輸出接口及中斷技術(shù)、總線和總線標(biāo)準(zhǔn)、常用可編程并行數(shù)字接口芯片及其應(yīng)用、串行通信接口及總線標(biāo)準(zhǔn)、模擬接口技術(shù)、常用外設(shè)和人機交互接口。
《普通高等教育“十一五”國家級規(guī)劃教材:微型計算機原理與接口技術(shù)(第2版)》可作為高等學(xué)校工科非計算機專業(yè)微型計算機原理及應(yīng)用課程的教材,也可供從事微型計算機硬件和軟件設(shè)計的工程技術(shù)人員參考。
第1章 微型計算機基礎(chǔ)知識
1.1 微型計算機的發(fā)展概述
1.1.1 微型計算機硬件技術(shù)發(fā)展概況
1.1.2 微型計算機操作系統(tǒng)的發(fā)展概況
1.1.3 微型計算機發(fā)展趨勢
1.2 微型計算機的運算基礎(chǔ)
1.2.1 無符號數(shù)的表示方法
1.2 .2帶符號數(shù)的表示方法
1.2.3 數(shù)的定點表示與浮點表示
1.2.4 計算機中二進制信息編碼
1.3 微型計算機組成原理
1.3.1 微型計算機系統(tǒng)組成
1.3.2 微型計算機分類
1.4 CPU內(nèi)部結(jié)構(gòu)及微機的工作過程
1.4.1 典型的CPU內(nèi)部結(jié)構(gòu)
1.4.2 存儲器的內(nèi)部結(jié)構(gòu)及讀寫操作
1.4.3 微型計算機工作過程
1.5 微型計算機的主要性能指標(biāo)及典型配置
1.5.1 微型計算機的主要性能指標(biāo)
1.5.2 微型計算機硬件系統(tǒng)的典型配置
習(xí)題1
第2章 80x86CPU
2.1 8086/8088CPU編程結(jié)構(gòu)
2.1 118086/8088CPU內(nèi)部編程結(jié)構(gòu)
2.1.2 8086/8088內(nèi)部寄存器
2.2 8086/8088的引腳信號及工作模式
2.2.1 8086/8088的引腳信號
2.2.2 8086/8088的工作模式
2.3 8086/8088總線操作時序
2.3.1 指令周期和總線周期
2.3.2 總線讀操作時序
2.3 13總線寫操作時序
2.4 8086/8088存儲器的組織和管理
2.4.1 8086/8088存儲器的組織
2.4.2 存儲器的分段管理
2.5 多處理器系統(tǒng)
2.5.1 8086/8088的協(xié)處理器,
2.5.2 多處理器系統(tǒng)
2.6 從80286到Penfium系列CPU的發(fā)展過程
2.6.1 Intel80286CPU的基本結(jié)構(gòu)
2.6.2 Intel80386CPU的基本結(jié)構(gòu)
2.6.3 Intel80486CPU的基本結(jié)構(gòu)
2.6.4 Intel PentiumCPU
2.6.5 IntelPentiumⅡLCPU
2.6.6 IntelPentiumⅢCPU
2.6.7.PentiumⅣCPIJ簡介
2.6.8 新一代CPU-ltanitim(安騰)
2.6.9 雙核處理器
習(xí)題2
第3章 微型計算機指令系統(tǒng)
3.1 指令的構(gòu)成和操作數(shù)的類型
3.1.1 指令構(gòu)成
3.1.2 操作數(shù)的類型
3.2 尋址方式
3.2.1 立即尋址
3.2.2 寄存器尋址
3.2.3 直接尋址
3.2.4 寄存器間接尋址
3.2.5 變址尋址
3.2.6 基址尋址
3.2.7 基址、變址尋址方式
3.2.8 隱含尋址
3.3 808618088指令系統(tǒng)
3.3.1 數(shù)據(jù)傳送指令
3.3.2 算術(shù)運算指令
3.3.3 邏輯運算和移位指令
3.3.4 串操作指令
3.3.5 控制轉(zhuǎn)移指令
3.3.6 中斷指令
3.3.7 處理器控制指令
3.4 8086/8088指令系統(tǒng)的擴充
3.4.1 80286擴充與增加的指令
3.4.2 80386擴充與增加的指令
3.4.3 80486擴充的指令
3.4.4 Pentium擴充的指令
習(xí)題3
第4章 匯編語言程序設(shè)計
4.1 概述
4.1.1 機器語言
4.1.2 匯編語言
4.1.3 高級語言
4.1.4 宏匯編程序及上機過程簡介
4.2 匯編語言源程序的格式和基本語法
4.2.1 匯編語言源程序分段結(jié)構(gòu)
4.2.2 匯編語言語句類型和格式
4.3 偽操作命令和宏指令
4.3.1 數(shù)據(jù)定義和存儲器分配偽指令
4.3.2 符號定義偽指令
4.3.3 程序模塊定義偽指令
4.3.4 過程定義偽指令PROC/ENDP
4.3.5 宏指令語句
4.3.6 模塊連接偽指令:PUBLIC和EXTRN
4.3.7 列表偽指令
4.4 DOS和BIOS調(diào)用
4.4.1 概述
4.4.2 DOS系統(tǒng)功能調(diào)用
4.4.3 ROMBIOS中斷調(diào)用
4.5 匯編語言程序設(shè)計
4.5.1 匯編語言源程序的框架結(jié)構(gòu)
4.5.2 程序設(shè)計基本步驟
4.5.3 匯編語言程序設(shè)計應(yīng)注意的問題
4.5.4 程序的基本結(jié)構(gòu)和基本程序設(shè)計
4.5.5 高級語言與匯編語言的混合編程
習(xí)題4
第5章 存儲器及其與CPU的接口
5.1 存儲器分類
5.1.1 半導(dǎo)體存儲器的分類
5.1.2 半導(dǎo)體存儲器的主要技術(shù)指標(biāo)
5.2 隨機讀寫存儲器
5.2.1 靜態(tài)讀寫存儲器SRAM
5.2.2 動態(tài)讀寫存儲器DRAM
5.2.3 多端口存儲器
5.3 只讀存儲器ROM
5.3.1 掩模ROM
5.3.2 可擦除可編程的只讀存儲器EPROM
5.3.3 電可擦除可編程只讀存儲器EEPROM
5.4 存儲器與CPU接口的基本技術(shù)
5.4.1 接口連接應(yīng)注意的問題
5.4.2 CPU與存儲器的連接
5.5 高速緩沖存儲器Cache
5.5.1 工作原理
5.5.2 高速緩存與主存的存取一致性
5.6 外部存儲器簡介
5.6.1 磁盤
5.6.2 光盤
5.6.3 存儲卡
習(xí)題5
第6章 輸入輸出接口及中斷技術(shù)
6.1 輸入輸出接口概述
6.2 pc系列微機i/o端口和i/o端口地址譯碼
6.3 cpu與外設(shè)之間數(shù)據(jù)傳送的控制方式
6.4 中斷技術(shù)
6.5 可編程中斷控制器
習(xí)題6
第7章 總線技術(shù)
7.1 概述
7.2 ibm pc/xt和pc/at的系統(tǒng)總線
7.3 pc機的其他系統(tǒng)總線
7.4 通信總線
習(xí)題
第8章 可編程并行接口芯片及其應(yīng)用
第9章 串行通信接口及總線標(biāo)準(zhǔn)
第10章 模擬接口技術(shù)
第11章 常用外設(shè)和人機交互接口
附錄
中英文對照索引
參考文獻