本書(shū)緊緊圍繞計(jì)算機(jī)專業(yè)核心課程,在上海大學(xué)計(jì)算機(jī)學(xué)院自主開(kāi)發(fā)的教學(xué)實(shí)驗(yàn)平臺(tái)上,設(shè)計(jì)計(jì)算機(jī)軟、硬件實(shí)驗(yàn),由淺入深,由部件到系統(tǒng),力求理論聯(lián)系實(shí)際,逐步引導(dǎo)學(xué)生掌握計(jì)算機(jī)專業(yè)系統(tǒng)基本工作原理,理解計(jì)算機(jī)硬軟件系統(tǒng)相互作用關(guān)系。本書(shū)是工科計(jì)算機(jī)類專業(yè)學(xué)生學(xué)習(xí)計(jì)算機(jī)類系列課程的實(shí)驗(yàn)指導(dǎo)書(shū)。根據(jù)專業(yè)和學(xué)時(shí)的不同,可對(duì)實(shí)驗(yàn)內(nèi)容進(jìn)行不同的組合,以滿足不同專業(yè)不同學(xué)時(shí)對(duì)理論與實(shí)驗(yàn)教學(xué)的需要。
第一編 數(shù)字邏輯基礎(chǔ)及應(yīng)用
第一部分 理論基礎(chǔ)
1 數(shù)字邏輯概述
2 數(shù)制與編碼
3 邏輯代數(shù)基礎(chǔ)
4 組合邏輯電路
5 時(shí)序邏輯電路
6 大規(guī)?删幊踢壿嬈骷
7 VHDL硬件描述語(yǔ)言
8 基于集成電路的邏輯設(shè)計(jì)
第二部分 數(shù)字邏輯開(kāi)發(fā)工具
1 Quartus Ⅱ軟件簡(jiǎn)介
2 啟動(dòng)管理界面
3 可編程邏輯器件開(kāi)發(fā)基本過(guò)程
第三部分 實(shí)驗(yàn)指導(dǎo)(一)——基礎(chǔ)實(shí)驗(yàn)
實(shí)驗(yàn)一 邏輯門電路的功能和測(cè)試
實(shí)驗(yàn)二 復(fù)合邏輯電路功能的實(shí)現(xiàn)測(cè)試
實(shí)驗(yàn)三 組合邏輯電路
實(shí)驗(yàn)四 編碼器、譯碼器、數(shù)據(jù)選擇器和數(shù)值比較器
實(shí)驗(yàn)五 半加器、全加器和邏輯運(yùn)算實(shí)驗(yàn)
實(shí)驗(yàn)六 RS觸發(fā)器的功能測(cè)試
實(shí)驗(yàn)七 異步二進(jìn)制計(jì)數(shù)器實(shí)驗(yàn)
第四部分 實(shí)驗(yàn)指導(dǎo)(二)——擴(kuò)充實(shí)驗(yàn)
實(shí)驗(yàn)八 JK、D觸發(fā)器邏輯功能及主要參數(shù)測(cè)試
實(shí)驗(yàn)九 三態(tài)輸出觸發(fā)器和鎖存器
實(shí)驗(yàn)十 同步二進(jìn)制計(jì)數(shù)器實(shí)驗(yàn)
實(shí)驗(yàn)十一 移位寄存器的功能測(cè)試
實(shí)驗(yàn)十二 計(jì)數(shù)時(shí)序電路綜合應(yīng)用
第五部分 小結(jié)
第六部分 附錄
附錄A 部分芯片引腳
附錄B DICE-SFMII實(shí)驗(yàn)箱ISP1032與EP1K10引腳對(duì)照表
第二編 計(jì)算機(jī)組成基礎(chǔ)及應(yīng)用
第一部分 理論基礎(chǔ)
1 計(jì)算機(jī)系統(tǒng)概述
2 數(shù)據(jù)信息的表示和運(yùn)算
3 存儲(chǔ)系統(tǒng)
4 指令系統(tǒng)
5 中央處理器
6 系統(tǒng)總線
7 輸入輸出系統(tǒng)
第二部分 計(jì)算機(jī)組成開(kāi)發(fā)工具
1 CP226模型機(jī)
2 CP226實(shí)驗(yàn)平臺(tái)
3 CP226集成開(kāi)發(fā)環(huán)境
第三部分 實(shí)驗(yàn)指導(dǎo)(一)——基礎(chǔ)實(shí)驗(yàn)
實(shí)驗(yàn)一 數(shù)據(jù)傳送實(shí)驗(yàn)
實(shí)驗(yàn)二 運(yùn)算器實(shí)驗(yàn)
實(shí)驗(yàn)三 指令計(jì)數(shù)器PC實(shí)驗(yàn)
……
第三編 單片機(jī)與接口技術(shù)基礎(chǔ)及應(yīng)用
參考文獻(xiàn)