第1章 數(shù)字和邏輯基礎
1.1 數(shù)字邏輯電路概述
1.1.1 模擬信號與數(shù)字信號
1.1.2 模擬電路與數(shù)字電路
1.1.3 數(shù)字信號參數(shù)
1.1.4 數(shù)字電路的基本功能及其應用
1.2 數(shù)制、數(shù)制轉(zhuǎn)換和算術(shù)運算簡介
1.2.1 十進制數(shù)
1.2.2 二進制數(shù)、八進制數(shù)和十六進制數(shù)
1.2.3 不同進制數(shù)間相互轉(zhuǎn)換
1.2.4 符號數(shù)的表示方法
1.2.5 多位二進制數(shù)的運算
1.3 常用碼制
1.3.1 數(shù)字編碼
1.3.2 可靠性編碼
第1章 數(shù)字和邏輯基礎
1.1 數(shù)字邏輯電路概述
1.1.1 模擬信號與數(shù)字信號
1.1.2 模擬電路與數(shù)字電路
1.1.3 數(shù)字信號參數(shù)
1.1.4 數(shù)字電路的基本功能及其應用
1.2 數(shù)制、數(shù)制轉(zhuǎn)換和算術(shù)運算簡介
1.2.1 十進制數(shù)
1.2.2 二進制數(shù)、八進制數(shù)和十六進制數(shù)
1.2.3 不同進制數(shù)間相互轉(zhuǎn)換
1.2.4 符號數(shù)的表示方法
1.2.5 多位二進制數(shù)的運算
1.3 常用碼制
1.3.1 數(shù)字編碼
1.3.2 可靠性編碼
1.3.3 信息交換代碼
1.4 邏輯代數(shù)基礎
1.4.1 基本邏輯運算和復合邏輯運算
1.4.2 基本公式和常用公式
1.4.3 基本規(guī)則
1.5 邏輯函數(shù)的幾種常用描述方法及相互間的轉(zhuǎn)換
1.5.1 邏輯函數(shù)的幾種常用描述方法
1.5.2 不同描述方法之間的轉(zhuǎn)換
1.5.3 邏輯函數(shù)的建立及其描述
1.6 邏輯函數(shù)的化簡
1.6.1 邏輯函數(shù)的最簡形式和最簡標準
1.6.2 邏輯函數(shù)的公式化簡法
1.6.3 邏輯函數(shù)的兩種標準形式
1.6.4 邏輯函數(shù)的卡諾圖化簡法
1.6.5 具有無關(guān)項的邏輯函數(shù)的化簡法
1.6.6 多輸出變量的卡諾圖化簡法 習題
第2章 門電路
2.1 引言與概述
2.1.1 引言
2.1.2 概述
2.2 半導體二極管的開關(guān)特性
2.3 半導體三極管的開關(guān)特性
2.3.1 雙極型三極管的結(jié)構(gòu)
2.3.2 雙極型三極管的輸入特性和輸出特性
2.3.3 雙極型三極管的開關(guān)等效電路
2.3.4 簡單雙極型三極管開關(guān)電路
2.3.5 雙極型三極管的動態(tài)開關(guān)特性
2.4 場效應管(MOS管)的開關(guān)特性
2.4.1 MOS管的結(jié)構(gòu)
2.4.2 MOS管的輸入特性和輸出特性
2.4.3 MOS管的開關(guān)等效電路
2.4.4 MOS管的基本開關(guān)電路
2.4.5 MOS管的4種類型
2.5 最簡單的與、或、非門電路
2.5.1 二極管與門
2.5.2 二極管或門
2.5.3 三極管非門
2.6 TTL集成門電路
2.6.1 TTL反相器的電路結(jié)構(gòu)和工作原理
2.6.2 TTL反相器的靜態(tài)輸入特性和輸出特性
2.6.3 TTL反相器的動態(tài)特性
2.6.4 其他類型的TTL門電路
2.6.5 TTL電路的改進系列簡介
2.7 其他類型的雙極型數(shù)字集成電路簡介
2.7.1 ECL電路
2.7.2 I2L電路
2.8 CMOS門電路
2.8.1 CMOS反相器的工作原理
2.8.2 CMOS反相器的靜態(tài)輸入特性和輸出特性
2.8.3 CMOS反相器的動態(tài)特性
2.8.4 其他類型的CMOS門電路
2.8.5 改進的CMOS門電路
2.8.6 CMOS電路的正確使用
2.9 其他類型的MOS集成電路
習題
第3章 組合邏輯電路
3.1 概述
3.2 組合邏輯電路的分析與設計
3.2.1 組合邏輯電路的分析
3.2.2 組合邏輯電路的設計
3.3 常用中規(guī)模集成組合邏輯電路
3.3.1 編碼器
3.3.2 譯碼器
3.3.3 數(shù)據(jù)選擇器
3.3.4 數(shù)據(jù)分配器
3.3.5 數(shù)值比較器
3.3.6 加法器
3.4 組合邏輯電路的競爭冒險現(xiàn)象
3.4.1 競爭冒險的概念與原因分析
3.4.2 冒險現(xiàn)象的判別方法
3.4.3 冒險現(xiàn)象的消除方法
習題
第4章 觸發(fā)器
4.1 概述
4.2 基本RS觸發(fā)器
4.2.1 用與非門組成的基本RS觸發(fā)器
4.2.2 用或非門組成的基本RS觸發(fā)器
4.3 同步觸發(fā)器
4.3.1 同步RS觸發(fā)器
4.3.2 同步D觸發(fā)器
4.4 邊沿觸發(fā)器
4.4.1 邊沿D觸發(fā)器
4.4.2 邊沿JK觸發(fā)器
4.5 觸發(fā)器的功能分類、功能表示方法
及轉(zhuǎn)換
4.6 觸發(fā)器的電氣特性
4.6.1 靜態(tài)特性
4.6.2 動態(tài)特性
4.7 本章小結(jié)
習題
第5章 時序邏輯電路
5.1 概述
5.1.1 時序邏輯電路的組成
5.1.2 時序邏輯電路的分類
5.1.3 時序邏輯電路功能的描述方法
5.2 時序邏輯電路的分析
5.2.1 時序邏輯電路的分析方法
5.2.2 同步時序邏輯電路的分析舉例
5.2.3 異步時序邏輯電路的分析舉例
5.3 寄存器
5.3.1 數(shù)碼寄存器
5.3.2 移位寄存器
5.4 計數(shù)器
5.4.1 二進制計數(shù)器
5.4.2 十進制計數(shù)器
5.4.3 任意進制計數(shù)器
5.5 序列信號的產(chǎn)生與檢測
5.5.1 序列信號發(fā)生器
5.5.2 序列信號檢測器
5.6 順序脈沖發(fā)生器
5.6.1 計數(shù)型順序脈沖發(fā)生器
5.6.2 移位型順序脈沖發(fā)生器
5.7 1bit讀/寫存儲器
5.8 時序邏輯電路的設計
5.8.1 同步時序邏輯電路的設計
5.8.2 異步時序邏輯電路的設計
5.9 時序邏輯模塊之間的時鐘處理技術(shù)
5.9.1 異步時鐘的同步化技術(shù)
5.9.2 同步時鐘的串行化技術(shù)
5.10 本章小結(jié)
習題
第6章 脈沖波形的產(chǎn)生和整形
6.1 概述
6.2 單穩(wěn)態(tài)電路
6.2.1 用門電路或觸發(fā)器組成的單穩(wěn)態(tài)電路
6.2.2 集成單穩(wěn)態(tài)電路
6.2.3 單穩(wěn)態(tài)電路的應用
6.3 施密特觸發(fā)器
6.3.1 由門電路組成的施密特觸發(fā)器
6.3.2 集成施密特觸發(fā)器
6.3.3 施密特觸發(fā)器的應用
6.4 自激多諧振蕩器
6.4.1 由門電路組成的多諧振蕩器
6.4.2 環(huán)形振蕩器
6.4.3 由施密特觸發(fā)器構(gòu)成的多諧振蕩器
6.4.4 石英晶體多諧振蕩器
6.5 555定時器的原理和應用
6.5.1 555定時器原理
6.5.2 用555定時器構(gòu)成施密特觸發(fā)器
6.5.3 用555定時器構(gòu)成單穩(wěn)態(tài)電路
6.5.4 用555定時器構(gòu)成多諧振蕩器
習題
第7章 數(shù)模轉(zhuǎn)換和模數(shù)轉(zhuǎn)換電路
7.1 數(shù)模轉(zhuǎn)換和模數(shù)轉(zhuǎn)換基本概念
7.1.1 數(shù)模轉(zhuǎn)換器的基本工作原理
7.1.2 模數(shù)轉(zhuǎn)換器的基本工作原理
7.1.3 數(shù)模轉(zhuǎn)換的主要技術(shù)指標
7.1.4 模數(shù)轉(zhuǎn)換的主要技術(shù)指標
7.2 數(shù)模轉(zhuǎn)換電路
7.2.1 權(quán)電阻網(wǎng)絡數(shù)模轉(zhuǎn)換工作原理
7.2.2 權(quán)電流網(wǎng)絡數(shù)模轉(zhuǎn)換工作原理
7.2.3 R-2R電阻網(wǎng)絡數(shù)模轉(zhuǎn)換工作原理
7.2.4 PWM型數(shù)模轉(zhuǎn)換器工作原理
7.2.5 集成數(shù)模轉(zhuǎn)換器介紹
7.2.6 數(shù)模轉(zhuǎn)換的簡單應用
7.3 模數(shù)轉(zhuǎn)換電路
7.3.1 數(shù)據(jù)采集系統(tǒng)的一般構(gòu)成方式
7.3.2 采樣保持器的工作原理
7.3.3 模擬多路開關(guān)的工作原理
7.3.4 幾種典型模數(shù)轉(zhuǎn)換器及實際器件介紹
7.4 本章小結(jié)
習題
第8章 半導體存儲器
8.1 半導體存儲器概述
8.2 只讀存儲器
8.2.1 掩模只讀存儲器
8.2.2 一次可編程只讀存儲器(PROM)
8.2.3 高壓編程紫外線可擦除的多次可編程只讀存儲器
8.2.4 電擦除的多次可編程只讀存儲器
8.2.5 閃速只讀存儲器
8.2.6 ROM應用舉例
8.3 隨機存取存儲器
8.3.1 RAM的基本結(jié)構(gòu)
8.3.2 靜態(tài)RAM
8.3.3 動態(tài)RAM
8.3.4 雙口RAM
8.3.5 鐵電存儲器
8.4 順序存取存儲器
8.4.1 順序存取存儲器的基本結(jié)構(gòu)和工作原理
8.4.2 順序存取存儲器中的動態(tài)MOS移位寄存器
8.4.3 電荷耦合器件移位寄存器
8.4.4 順序存取存儲器的應用介紹
8.5 存儲器容量的擴展
8.5.1 存儲器的位擴展
8.5.2 存儲器的字擴展
8.5.3 單片機系統(tǒng)中常用的存儲器擴展技術(shù)
8.6 ROM和RAM綜合應用舉例
8.6.1 用存儲器實現(xiàn)組合邏輯函數(shù)
8.6.2 用存儲器實現(xiàn)時序邏輯功能
8.7 本章小結(jié)
習題
第9章 可編程邏輯器件簡介
9.1 電子器件分類和可編程邏輯器件概述
9.1.1 電子器件分類
9.1.2 可編程邏輯器件概述
9.1.3 本章內(nèi)容與EDA技術(shù)的關(guān)系
9.2 可編程邏輯器件
9.2.1 PLD的基本結(jié)構(gòu)、表示方法
9.2.2 作為可編程邏輯器件使用的只讀存儲器(PROM)
9.2.3 可編程邏輯陣列(PLA)
9.2.4 可編程陣列邏輯(PAL)
9.2.5 通用可編程邏輯器件(GAL)
9.3 復雜可編程邏輯器件(CPLD)簡介
9.3.1 復雜可編程邏輯器件概述
9.3.2 現(xiàn)場可編程門陣列(FPGA)
9.3.3 復雜可編程邏輯器件(CPLD)
9.3.4 常用FPGA和CPLD器件及其廠家介紹
9.4 在系統(tǒng)編程技術(shù)和可編程邏輯器件
9.4.1 在系統(tǒng)可編程概念和ISP技術(shù)特點
9.4.2 ISP邏輯器件分類
9.4.3 在系統(tǒng)編程原理及方式
9.4.4 isp-PLD的開發(fā)工具
9.5 EDA技術(shù)
9.5.1 硬件描述語言介紹
9.5.2 常用EDA工具
9.6 本章小結(jié)
習題
第10章 數(shù)字邏輯電路簡單應用與知識擴展
10.0 本章引言
10.1 與門(與非門)和或門(或非門)的應用基礎
10.2 與門(與非門)和或門(或非門)的應用擴展
10.2.1 門控、選通、片選和使能
10.2.2 邏輯閘門在電子計數(shù)器(頻率計)中的應用
10.2.3 邏輯閘門在單片機中的應用
10.3 1線-2線譯碼器和雙緩沖功能
10.4 多路開關(guān)與程控的概念及多功能器件舉例
10.4.1 多路開關(guān)原理及畫法演變
10.4.2 多路開關(guān)的應用
10.5 異或門的應用
10.5.1 異或門完成算術(shù)加法(本位加)運算
10.5.2 異或門作極性控制調(diào)節(jié)作用
10.5.3 異或門作奇偶校驗用
10.5.4 異或門作符合門用
10.5.5 異或門的邊沿檢測作用
10.5.6 異或門完成倍頻功能
10.5.7 異或門構(gòu)成的移頻鍵控電路
10.5.8 異或門構(gòu)成的交流電過零檢測電路
10.5.9 異或門構(gòu)成的鑒相電路
10.5.10 異或門在液晶顯示驅(qū)動控制中的應用
10.6 符合門(一致門)及其應用
10.6.1 符合門在密碼鎖中的應用
10.6.2 符合門在某些板卡式總線中的應用
10.6.3 符合門的實現(xiàn)方法
10.6.4 符合門的其他應用
10.7 計數(shù)器知識的擴展——時序狀態(tài)機
10.8 邏輯器件的輸出形式
10.9 OC(OD)門的應用
10.9.1 不同邏輯電平接口電路
10.9.2 OC門或OD門作驅(qū)動器用以及各種驅(qū)動器
10.10 長線或容性負載的驅(qū)動方法及驅(qū)動器件
10.10.1 OC門(或OD門)驅(qū)動容性負載時的不足之處與圖騰柱式的驅(qū)動優(yōu)點
10.10.2 長線驅(qū)動和通信線路驅(qū)動的特點、驅(qū)動器件與應用舉例
10.10.3 功率器件的基極或門極驅(qū)動的特點、驅(qū)動器件與應用舉例
參考文獻