《EDA技術(shù)應(yīng)用》(第2版)被教育部列為全國(guó)高職高!笆晃濉币(guī)劃教材,本教材是《EDA技術(shù)應(yīng)用》(第2版)修訂版,同時(shí)獲教育部“十二五”職業(yè)教育國(guó)家規(guī)劃教材立項(xiàng)。
本教材包括Protel DXP 2004軟件技術(shù)應(yīng)用、Proteus仿真技術(shù)應(yīng)用和可編程邏輯器件技術(shù)應(yīng)用。
本教材強(qiáng)調(diào)能力培養(yǎng),注重理論聯(lián)系實(shí)際,突出應(yīng)用性,內(nèi)容敘述深入淺出,將知識(shí)點(diǎn)和能力點(diǎn)有機(jī)結(jié)合,較全面地講解了EDA技術(shù)的具體應(yīng)用,在相關(guān)章節(jié)后安排相應(yīng)的技能訓(xùn)練內(nèi)容,使學(xué)生通過(guò)本課程的學(xué)習(xí)能對(duì)EDA技術(shù)應(yīng)用有一個(gè)較全面的了解。
本教材建議總學(xué)時(shí)為64學(xué)時(shí),在教學(xué)中可結(jié)合具體專業(yè)情況對(duì)內(nèi)容進(jìn)行適當(dāng)調(diào)整。
目 錄
第1章 緒論\\t(1)
1.1 關(guān)于本課程\\t(1)
1.2 Protel DXP 2004軟件介紹\\t(1)
1.3 Proteus軟件介紹\\t(2)
1.4 可編程邏輯器件技術(shù)介紹\\t(2)
第2章 應(yīng)用Protel DXP 2004設(shè)計(jì)電路原理圖\\t(4)
2.1 認(rèn)識(shí)Protel DXP 2004\\t(4)
2.1.1 Protel DXP 2004的特點(diǎn)\\t(4)
2.1.2 進(jìn)入Protel DXP 2004\\t(4)
2.1.3 項(xiàng)目的建立與項(xiàng)目文件的追加\\t(6)
2.2 Protel DXP 2004原理圖設(shè)計(jì)基本操作\\t(9)
2.2.1 新建原理圖文件\\t(9)
2.2.2 Protel DXP 2004原理圖編輯器\\t(10)
2.2.3 圖紙參數(shù)設(shè)置\\t(11)
2.2.4 元件庫(kù)的加載和卸載\\t(13)
2.3 原理圖設(shè)計(jì)(基礎(chǔ)篇)\\t(16)
2.3.1 放置電路元素\\t(16)
2.3.2 原理圖的電氣連接\\t(21)
2.3.3 非電氣繪圖工具\(yùn)\t(22)
2.3.4 電氣組件的通用編輯\\t(26)
2.3.5 原理圖的相關(guān)報(bào)表\\t(30)
2.4 原理圖設(shè)計(jì)(提高篇)\\t(32)
2.4.1 層次電路原理圖設(shè)計(jì)\\t(32)
2.4.2 制作元器件與建立元器件庫(kù)\\t(37)
本章小結(jié)\\t(41)
技能訓(xùn)練\\t(41)
第3章 應(yīng)用Protel DXP 2004設(shè)計(jì)電路板圖\\t(51)
3.1 概述\\t(51)
3.2 知識(shí)基礎(chǔ)\\t(52)
3.2.1 進(jìn)入Protel DXP 2004電路板圖設(shè)計(jì)環(huán)境\\t(52)
3.2.2 PCB文檔的基本操作\\t(53)
3.2.3 PCB環(huán)境參數(shù)的設(shè)置\\t(53)
3.2.4 PCB中圖件的放置\\t(55)
3.3 電路板設(shè)計(jì)步驟(基礎(chǔ)篇)\\t(56)
3.3.1 規(guī)劃PCB\\t(56)
3.3.2 將原理圖設(shè)計(jì)信息載入PCB編輯器\\t(58)
3.3.3 設(shè)計(jì)規(guī)則\\t(60)
3.3.4 元件自動(dòng)布局及手工調(diào)整布局\\t(64)
3.3.5 自動(dòng)布線\\t(66)
3.3.6 設(shè)計(jì)規(guī)則檢查\\t(66)
3.4 電路板設(shè)計(jì)步驟(提高篇)\\t(68)
3.4.1 電路板設(shè)計(jì)的一般原則\\t(68)
3.4.2 PCB元器件庫(kù)管理\\t(70)
3.4.3 PCB的輸出\\t(76)
本章小結(jié)\\t(80)
技能訓(xùn)練\\t(80)
第4章 Proteus ISIS電路仿真軟件的應(yīng)用\\t(85)
4.1 概述\\t(85)
4.2 Proteus ISIS基本界面\\t(85)
4.3 電路原理圖的建立\\t(89)
4.3.1 定制電路原理圖工作界面\\t(89)
4.3.2 元件與元件庫(kù)\\t(90)
4.3.3 創(chuàng)建電路原理圖的基本操作\\t(91)
4.4 電路仿真與分析方法\\t(94)
4.4.1 虛擬儀器使用\\t(94)
4.4.2 基本分析方法\\t(98)
4.5 仿真應(yīng)用舉例\\t(106)
4.5.1 在電路基礎(chǔ)中的應(yīng)用\\t(106)
4.5.2 在模擬電子技術(shù)中的應(yīng)用\\t(107)
4.5.3 在數(shù)字電子技術(shù)中的應(yīng)用\\t(108)
4.5.4 在單片機(jī)技術(shù)中的應(yīng)用\\t(108)
本章小結(jié)\\t(110)
技能訓(xùn)練\\t(110)
第5章 可編程邏輯器件\\t(113)
5.1 可編程邏輯器件概述\\t(113)
5.1.1 可編程邏輯器件的發(fā)展歷程\\t(113)
5.1.2 可編程邏輯器件的分類\\t(113)
5.2 大規(guī)模可編程邏輯器件\\t(114)
5.2.1 基于乘積項(xiàng)(Product-Term)的CPLD結(jié)構(gòu)\\t(114)
5.2.2 基于查找表(Look-Up-Table)的FPGA結(jié)構(gòu)\\t(116)
5.3 CPLD/FPGA器件的配置與編程\\t(117)
5.3.1 下載電纜\\t(117)
5.3.2 配置方式\\t(118)
本章小結(jié)\\t(119)
第6章 基于CPLD/FPGA的常用EDA設(shè)計(jì)軟件的應(yīng)用\\t(120)
6.1 Quartus II軟件功能簡(jiǎn)介\\t(120)
6.2 知識(shí)基礎(chǔ)\\t(120)
6.2.1 設(shè)計(jì)輸入\\t(120)
6.2.2 項(xiàng)目編譯與匹配\\t(121)
6.2.3 項(xiàng)目的仿真和定時(shí)分析\\t(121)
6.2.4 器件編程下載\\t(122)
6.3 可編程邏輯常用設(shè)計(jì)輸入法介紹\\t(122)
6.3.1 原理圖設(shè)計(jì)輸入法\\t(122)
6.3.2 文本設(shè)計(jì)輸入(VHDL)法簡(jiǎn)介\\t(132)
6.3.3 層次化設(shè)計(jì)輸入法簡(jiǎn)介\\t(133)
6.4 基本應(yīng)用\\t(135)
6.4.1 項(xiàng)目設(shè)計(jì)輸入\\t(135)
6.4.2 項(xiàng)目編譯與適配\\t(135)
6.4.3 項(xiàng)目功能仿真與時(shí)序分析\\t(136)
6.4.4 管腳重新分配與定位\\t(140)
6.4.5 元器件下載編程與硬件實(shí)現(xiàn)\\t(144)
6.5 其他CPLD/FPGA的常用EDA工具\(yùn)\t(146)
本章小結(jié)\\t(147)
技能訓(xùn)練\\t(147)
第7章 硬件描述語(yǔ)言\\t(151)
7.1 概述\\t(151)
7.2 VHDL的語(yǔ)言基本結(jié)構(gòu)\\t(151)
7.2.1 VHDL程序結(jié)構(gòu)\\t(151)
7.2.2 實(shí)體\\t(152)
7.2.3 結(jié)構(gòu)體\\t(153)
7.3 VHDL的基本知識(shí)\\t(154)
7.3.1 關(guān)鍵字(保留字)\\t(154)
7.3.2 標(biāo)識(shí)符\\t(154)
7.3.3 數(shù)據(jù)對(duì)象\\t(155)
7.3.4 數(shù)據(jù)類型\\t(156)
7.3.5 運(yùn)算符\\t(157)
7.3.6 屬性\\t(158)
7.4 VHDL的主要描述語(yǔ)句\\t(158)
7.4.1 順序語(yǔ)句\\t(158)
7.4.2 并行語(yǔ)句\\t(163)
7.5 子程序、程序包、庫(kù)和配置\\t(166)
7.5.1 子程序\\t(166)
7.5.2 程序包\\t(167)
7.5.3 庫(kù)\\t(168)
7.5.4 配置\\t(168)
7.6 VHDL的設(shè)計(jì)舉例\\t(169)
7.6.1 VHDL的結(jié)構(gòu)描述方法\\t(169)
7.6.2 組合邏輯電路的設(shè)計(jì)\\t(169)
7.6.3 時(shí)序邏輯電路的設(shè)計(jì)\\t(173)
7.6.4 數(shù)字系統(tǒng)的層次化設(shè)計(jì)\\t(177)
7.7 Verilog語(yǔ)言介紹\\t(182)
7.7.1 概述\\t(182)
7.7.2 Verilog主要描述語(yǔ)句\\t(183)
7.7.3 應(yīng)用實(shí)例\\t(185)
本章小結(jié)\\t(186)
技能訓(xùn)練\\t(186)
參考文獻(xiàn)\\t(195)
前 言
《EDA技術(shù)應(yīng)用》于2004年8月出版發(fā)行,《EDA技術(shù)應(yīng)用》(第2版)被教育部列為全國(guó)高職高專“十一五”規(guī)劃教材,在2007年12月出版發(fā)行。本教材是《EDA技術(shù)應(yīng)用》(第2版)修訂版,同時(shí)獲教育部“十二五”職業(yè)教育國(guó)家規(guī)劃教材立項(xiàng)。在修訂編寫過(guò)程中,作者在保留原來(lái)教材的主體風(fēng)格的基礎(chǔ)上,將退出主流技術(shù)市場(chǎng)的內(nèi)容進(jìn)行調(diào)整,引入新知識(shí),更新落后的技術(shù)內(nèi)容,為學(xué)生提供一個(gè)有效的工作平臺(tái),注重培養(yǎng)學(xué)生的EDA技術(shù)應(yīng)用能力和解決實(shí)際問(wèn)題的能力。
全書內(nèi)容可分為三部分:
第一部分是Protel DXP 2004軟件技術(shù)應(yīng)用。以電路設(shè)計(jì)的基礎(chǔ)知識(shí)為主,同時(shí)結(jié)合實(shí)例將Protel DXP 2004軟件的各種功能菜單、工具的用途做了介紹,使讀者對(duì)Protel DXP 2004軟件有個(gè)全面的了解并達(dá)到熟練掌握。按照內(nèi)容可分為原理圖的設(shè)計(jì)、層次原理圖的設(shè)計(jì)、單面和雙面PCB的設(shè)計(jì)、原理圖和PCB元器件編輯與管理等部分。
第二部分是Proteus仿真技術(shù)應(yīng)用。介紹Proteus系統(tǒng)概述、電路原理圖的建立、虛擬儀表使用指南、分析方法等內(nèi)容,并通過(guò)電路基礎(chǔ)實(shí)驗(yàn)實(shí)例、模擬電路實(shí)驗(yàn)實(shí)例、數(shù)字電路實(shí)驗(yàn)實(shí)例和單片機(jī)技術(shù)實(shí)驗(yàn)實(shí)例等進(jìn)行具體的