本書從系統(tǒng)的視角,通過準確、清晰的講解以及示例和Verilog文件,展示了如何使用簡單的組合和時序模塊來構建完整的系統(tǒng)。本書共分七部分,不僅涵蓋了組合邏輯電路、算術運算電路、時序邏輯電路和同步時序電路等基本的數(shù)字邏輯課程的內(nèi)容,還給出了有限狀態(tài)機、流水線、接口規(guī)范、系統(tǒng)時序、存儲系統(tǒng)等計算機組成原理課程的知識。本書適合
本書分為三個篇章8個章節(jié),對《數(shù)字電子技術》課程的教學思考、教材研究、教法探索、知識點精髓以及部分教學案例進行了詳細闡述。*篇為教材篇:對中外教材的整體構思和寫作風格進行詳細的比對研究,找出各教材對知識點的不同理解和處理方法,通過比對式的整體把握,脫離具體教材約束提出對教材內(nèi)容知識點分布的分解以及重構方法,幫助讀者打通
本書共分為9章,主要講述數(shù)字電路的基本概念和數(shù)字系統(tǒng)分析與設計的工具邏輯代數(shù),以及數(shù)字系統(tǒng)設計中常用集成電路的原理、功能和應用。本書以原理為主線,以器件為基礎,以應用為目標,講述了基本門電路、組合邏輯電路、時序邏輯電路、存儲器、脈沖電路以及A/D和D/A轉換器,并通過思考與練習環(huán)節(jié)強化和拓展教學內(nèi)容,通過設計項目及時地
本書以現(xiàn)代數(shù)字電子技術的基本知識、基本理論為主線,將數(shù)字電子技術的基本理論與各種新技術、新器件有機結合在一起,以應用為目的,在保證科學性的前提下,從工程觀點考慮,刪繁就簡,使理論分析重點突出、概念清楚、實用性強。在內(nèi)容安排上,以培養(yǎng)學生的應用能力為目的,將理論知識的講授、作業(yè)與技能訓練有機結合,將能力培養(yǎng)貫穿于整個教學
本教材是根據(jù)高等院校電類專業(yè)數(shù)字電子技術課程教學大綱,結合編者的教學實踐與應用編寫而成。本書按不同的實驗教學平臺構建相關內(nèi)容,包括:使用面包板和元器件搭建的基礎實驗,采用EDA實驗箱下載的綜合設計型實驗,和更加靈活實用的系統(tǒng)課程設計。附錄中給出了VerilogHDL和兩款常用可編程邏輯開發(fā)軟件的使用方法。
本書系統(tǒng)介紹了數(shù)字電路與邏輯設計的基本知識、基本理論、基本器件和基本方法,詳細介紹了各種邏輯電路的分析、設計與實現(xiàn)的全過程。全書共分為10章,內(nèi)容包括:數(shù)制與碼制、邏輯函數(shù)及其化簡、集成邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、半導體存儲器、可編程邏輯器件、脈沖波形的產(chǎn)生和整形、數(shù)模和模數(shù)轉換器等。
機械制圖習題集
本書共分9章,內(nèi)容主要包括邏輯代數(shù)基礎、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、半導體存儲器、脈沖波形的產(chǎn)生與整形、數(shù)模與模數(shù)轉換電路和綜合課程設計。
數(shù)字邏輯技術基礎》一書是根據(jù)計算機專業(yè)、電類各專業(yè)的教學要求進行組織編寫的。全書內(nèi)容共分8章,主要內(nèi)容有:數(shù)字邏輯基礎,門電路,組合邏輯電路,觸發(fā)器,時序邏輯電路,555定時器構成的脈沖產(chǎn)生與整形電路,存儲器和可編程邏輯器件以及數(shù)/模與模/數(shù)轉換器。全書行文流暢,內(nèi)容先進,概念清楚,注重實際,目標明確,便于自學。