《數(shù)字邏輯電路》是為高等學(xué)校電子類、計算機類、自動化類以及其他相近專業(yè)編寫的教材。《數(shù)字邏輯電路》的特點是在介紹基本理論和基本分析方法的基礎(chǔ)上,增加了數(shù)字系統(tǒng)設(shè)計的內(nèi)容,初步介紹了EDA和硬件描述語言,強化了可編輯邏輯器件的內(nèi)容。
主要內(nèi)容有:邏輯代數(shù)基礎(chǔ)、門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、脈沖波形的產(chǎn)生和整形、半導(dǎo)體存儲器和可編程邏輯器件、數(shù)字系統(tǒng)設(shè)計、EDA及硬件描述語言和數(shù)/模、模/數(shù)轉(zhuǎn)換器。
《數(shù)字邏輯電路》既注重基本理論的闡述,又重視實際應(yīng)用能力的培養(yǎng)。既可作為高等學(xué)校電子、自動化類以及相近專業(yè)的專業(yè)基礎(chǔ)課教材,也可為從事電子技術(shù)工作的人員提供參考。
第1章 邏輯代數(shù)基礎(chǔ)
1.1 數(shù)字邏輯電路概述
1.1.1 數(shù)字信號和數(shù)字電路
1.1.2 數(shù)字電路的特點
1.1.3 數(shù)字電路的分類
1.2 數(shù)制
1.2.1 十j茳制
1.2.2 二進制
1.2.3 八進制和十六進制
1.2.4 各種數(shù)制之間的轉(zhuǎn)換
1.3 碼制與編碼
1.3.1 原碼、反碼和補碼
1.3.2 二一十進制碼(BCD碼)
1.3.3 ASCII碼
1.4 邏輯代數(shù)
1.4.1 邏輯變量和邏輯函數(shù)概念
1.4.2 三種基本邏輯及其運算
1.4.3 復(fù)合邏輯運算
1.5 邏輯代數(shù)的基本公式和定理
1.5.1 邏輯代數(shù)的基本公式
1.5.2 基本定律
1.5.3 邏輯代數(shù)的三個基本定理
1.5.4 異或運算的公式
1.6 邏輯函數(shù)及其表示方法
1.6.1 邏輯函數(shù)的幾種表示方法
1.6.2 邏輯函數(shù)式的兩種標(biāo)準(zhǔn)形式
1.7 邏輯函數(shù)的化簡
1.7.1 公式化簡法
1.7.2 圖形化簡法
1.7.3 具有無關(guān)項的邏輯函數(shù)及其化簡
第1章小結(jié)
第1章習(xí)題
第2章 門電路
2.1 半導(dǎo)體二極管、三極管和MOS管的開關(guān)特性
2.1.1 半導(dǎo)體二級管的開關(guān)特性
2.1.2 半導(dǎo)體三極管的開關(guān)特性
2.1.3 MOS管的開關(guān)特性
2.2 分立元件門電路
2.3 TTL集成門電路
2.3.1 數(shù)字集成電路的分類
2.3.2 TTL與非門
2.3.3 其他類型的TTL門電路
2.3.4 其他系列的TTL電路
2.4 其他類型的雙極型數(shù)字集成電路
2.4.1 ECL門電路
2.4.2 I2L門電路
2.5 CMOS集成門電路
2.5.1 CMOS反相器
2.5.2 CMOS門電路
2.5.3 CMOS門電路使用注意事項
2.6 TTL電路與CMOS門電路之間的連接
2.6.1 TTL電路驅(qū)動CMOS電路
2.6.2 CMOS電路驅(qū)動TTL電路
第2章小結(jié)
第2章習(xí)題
第3章 組合邏輯電路
3.1 組合邏輯電路簡介
3.1.1 組合邏輯電路的特點
3.1.2 組合邏輯電路的功能描述
3.2 組合邏輯電路的分析與設(shè)計
3.2.1 組合邏輯電路的分析方法
3.2.2 組合邏輯電路的設(shè)計方法
3.3 常用組合邏輯電路
3.3.1 編碼器
3.3.2 譯碼器
3.3.3 數(shù)據(jù)選擇器和數(shù)據(jù)分配器
3.3.4 加法器
3.3.5 數(shù)值比較器
3.4 用中規(guī)模集成電路(MSI)設(shè)計組合邏輯電路
3.4.1 用數(shù)據(jù)選擇器設(shè)計組合邏輯電路
3.4.2 用譯碼器設(shè)計組合邏輯電路
3.4.3 用加法器設(shè)計碼轉(zhuǎn)換器
3.5 組合邏輯電路中的競爭一冒險
……
第4章 觸發(fā)器
第5章 時順邏輯電路分析與設(shè)計
第6章 脈沖波形的產(chǎn)生和整形
第7章 半導(dǎo)體存儲器和可編程邏輯器件
第8章 數(shù)字系統(tǒng)設(shè)計
第9章 EDA及硬件描述語言初步
第10章 數(shù)/模和模/數(shù)轉(zhuǎn)換
參考文獻